马上注册,获取阅读精华内容及下载权限
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 海韵之恋 于 2015-3-30 15:57 编辑
今天实践,下午抓紧时间分析个时序玩玩,打开图纸看到ECS直接开刷,刷得有点快如果漏写或者不明之处请拍砖。
h61h2-m7_v1 主板工作原理分析 1.VCCRTC实时时钟供电 BT电池3V电压过R193电阻,进D11的1脚,从3脚输出+RTCVC,给PCH的VCCRTC脚供电。 2.RTCRST#实时时钟复位 +RTCVCC送到CLR_CMOS跳线,经跳线帽到2脚,通过R87上拉,MC29延时得到3V的RTCRST_L信号给PCH的RTCRTS#脚。 +RTCVCC另一路通过ER29上拉,BC103延时得到3V的SRTCRST_L信号给PCH的SRTCRTS# 3.实时时钟晶振 PCH得到VCCRTC、RTCRTS#后,自身给32K晶振供电,晶振起振产生32.768KHz频率给PCH。 4.插上ATX电源,电源输出待机供电5VSB_ATX,通过QN10降压得到3VSB_IO电压,给IO芯片的3VSB脚提供待机供电,使IO的相关模块开始工作。3VSB_IO另一路给前面板接口6脚的开关信号上拉为高电平。 5.短接开关产生高低高跳变开关信号PWRBTN_,过R351后改名为-PWRBTN,送到IO芯片75脚。 6.IO芯片得到-PWRBTN信号后,从16脚输出低电平5VSB_CTRL信号,5VSB_CTRL过电阻R337送到MS1的4脚,使MS1的3/56脚导通,给主板送出5VSB待机供电。 7.5VSB通过U18(ADJ1085)降压输出3VSB待机供电。 8.3VSB送到PCH,给PCH的待机供电脚VCCSUS3_3提供供电,并且给深度休眠供电脚VCCDSW提供供电。3VSB同时送到IO芯片的SYS_3VSB脚提供待机供电。 9.IO输出待机电压好信号RSMRST_L,通过R275上拉为3.3V高电平,一路送到PCH。另一路过R276后送到PCH的DPWROK脚,表示深度休眠供电正常。 10. IO从72脚输出高低高跳变-PWRON信号,送到PCH的PWRBTN#脚,请求上电。 11.PCH输出SLP5_L、SLP4_L、SLP4_L信号,通过电阻上拉为3.3V高电平,SLP3_L改名为-SLP3,送到IO芯片71脚,表示允许上电。 12.IO从76脚输出持续低电平的-ATX_PSON_IO信号,送到ATX电源接口拉低绿线,使ATX电源输出+12V、+5V、+3.3V等主供电,完成上电。 13.12V通过D24改名为VDIMM_VCC,给PWM8的5脚供电,VDIMM_VCC再过D23给1脚供电,PWM8内部给7脚上拉高电平,PWM8开始工作从2脚、4脚分别输出上管驱动和下管驱动,控制MN6、MN5交替导通,+DIMM_5VDUAL过L24,再通过MN6、MN5降压、L25和电容滤波后输出V_DIMM内存供电。V_DIMM通过ER122、ER124分压取样后,反馈到PWM8的6脚进行调整V_DIMM输出。 VCC给U15的5、6、7、8脚供电,V_DIMM给U15的1脚供电,V_DIMM通过ER118、ER119分压得到0.75V电压,输入U15的3脚,U15开始工作从4脚输出0.75V的DDR3_VTT内存负载供电。 14.VCC3过R235,送到D14降压得到2.5V的VCCNS_REF电压。 VCCNS_REF通过ER90、ER87分压后送到U10A的3脚(正向输入端),3脚电压大于2脚电压,1脚输出高电平,控制MN3导通,V_DIMM通过MN3降压得到1.05V的+V_1P05_PCH桥供电。再通过SR1改名为+V_1P05_ME供电。 VCCNS_REF通过ER86、ER88分压后送到U10B的5脚(正向输入端),5脚电压大于6脚电压,7脚输出高电平,控制MN2导通,VCC3通过MN2降压得到1.8V的+V_1P8_SFR桥供电。 15. +12V_4P过R91电阻给PWM5的13脚供电,芯片内部给16脚供电,5V_8121通过ER31、ER30分压得到0.3V电压给芯片11脚,芯片工作从15脚、12脚输出上管驱动和下管驱动信号,控制MF1、MF2交替导通,VIN通过MF1、MF2降压得到1.05V的V_CPUVTT总线供电。总线供电稳定后PWM5从17脚输出高电平的VTT_PWRGD,表示V_CPUVTT供电正常。 16. VCCNS_REF通过ER74、ER68分压后送到U9B的5脚(正向输入端),5脚电压大于6脚电压,7脚输出高电平,控制MN1导通,V_CPUVTT通过MN1降压得到0.9V的+V_SA供电。 17.VCC通过R199给PWM6的41脚供电,+12V_4P通过R149、R148分压得到1.96V电压,送给PWM6的48脚。 PCH输出SLP3_L高电平控制QN5导通,使QN6截止,VR_EN通过R166上拉到AVTT得到高电平,PWM6开启工作从PWM1---PWM4脚分别输出PWM信号,送到驱动芯片PWM1、PWM2、PWM3、PWM4,通过驱动芯片后驱动MOS管工作,将VIN电压降压得到CPU核心供电VCORE。 当VCORE稳定后PWM6从40脚输出高电平的VR_READY信号,再改名为PCH_SYSPWROK送给PCH的BJ53脚,表示CPU供电正常。 18.ATX电源输出5V高电平的ATX_PWRGD信号,通过R225改名为ATX_PWRGD_IO,送到IO芯片的19脚,经内部转换从32脚输出PWROK信号,通过R198上拉为3.3V高电平,再改名为PWRGD,送到PCH的BJ38脚和BC46脚,表示主板供电正常. 19.PCH内部时钟电路开始工作,发出时钟信号,分别给CPU、IO、PCIE等。 20.PCH从BG46脚发出DRAM_PWROK信号,通过ER113上拉为1.5V高电平,再改名为DRAM_PWROK_CP送到CPU的AJ19脚,通知内存控制模块主板供电正常。PCH再从D53发出CPU_PWROK信号,通过R143上拉为1.05V高电平,再改名为CPU_PWROK_CP送到CPU的J40脚,通知CPU核心模块主板供电正常。 21.PCH从BK48脚发出高电平的平台复位信号PCH_PLTRST_L,改名为PLTRST_L送到IO芯片的37脚,复位IO芯片。 22.IO芯片经内部转换后从33脚发出SIO_PCI_RST-信号,通过R191上拉为高电平3.3V。过R282电阻,送到QN12的B极,控制QN12导通,将QN11、QN2的B极拉为低电平,使QN11、QN2同时截止。 QN11截止通过R237和R240分压后上拉,得到1.1V高电平的CPU_RST_L信号,改名为CPU_RST_L_RC送到CPU的F36脚,复位CPU。 QN2截止通过R110上拉,得到3.3V高电平的PCIE_RST-信号,送到PCI-E插槽的A11脚,复位PCI-E设备。 PCIE_RST-过R160改名为PCI_RST_L,分别复位网卡、PCI控制器、USB3.0控制器等。 23.CPU供电、时钟、PG、复位正常后,开始工作。
|