- 积分
- 29
- 下载分
- 分
- 威望
- 点
- 原创币
- 点
- 下载
- 次
- 上传
- 次
- 注册时间
- 2012-10-26
- 精华
|
10#
发表于 2012-12-18 21:37:57
|
只看该作者
来自: 重庆 来自 重庆
fengyu6688 发表于 2012-12-18 21:00
我知道呀 我说的是AMD开机时序和ATI开机时序
哦哦 桥在得到3.3v待机和1.5v待机后 IO得到5v待机后 桥的25M晶振起振。 此时IO的由供电就会跟桥一个PWRGD_SB信号 给桥复位。 然后触发开关 IO得到一个地高低或高低高的逻辑后就会给南桥一个PWRBTN信号 南桥在得到信号后并且待机满足的情况下 发出SLP_S3信号 IO在得到SLP_S3信号后拉低绿线。接着电源就发出 5v 12v 电 然后电源给IO一个ATX_PWRGD信号 。由io给桥一个PWRGD信号 因为是单桥所以时钟在供电后就有了。 然后桥发出CPU开启信号 开启CPU供电, CPU有供电后电源管理芯片发出PWRGOOD信号给桥 说CPU已有电了 然后桥在收到这个信号后 发出总线开启信号给CPU电源管理芯片 开启总线供电。总线供电正常后CPU电源管理芯片发出总线PG给桥。 桥在得到这个信号后发出CPU_PWROK CPU_RST 双桥的也跟这个一样 就IO 在得到ATX_PWRGD后会发给南桥 南桥在供电时钟复位正常后发出CPUPWR OK 和平台复位 复位北桥和其他的 北桥在得到复位后 且供电时钟正常情况下发出CPU_RST |
|