马上注册,获取阅读精华内容及下载权限
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 洞口谢师傅 于 2023-10-5 11:58 编辑
先掌握八系列、九系列的时序,然后第四代第五代低功耗CPU芯片组的时序也基本差不多,只是桥与CPU之间传输的信号看不到了都在CPU内部。我再看100系列与300系列芯片组的时序也差不多,只是桥待机电压改了名称且多了1P8、1P0。
现把自己根据电路图跑的时序分享出来,并举一反三归纳出该类时序特征,最后与其他类型芯片组作比较,这样可以节省很多时间就可以掌握各类笔记本电路的开机时序,不然每个电路都要去跑线路找时序真不是一件容易的事!
当然,像苹果、联想THINKPAD等有特殊芯片的特殊电路的除外。
ASUSF554L板号 X555LP主板工作流程简述 一、RTC电路(六大条件) 1、VCCRTC CMOS电池或内置电池给桥核心的3V供电(此电压不能低于2V) 2、RTCRST# RTC电路复位信号(时间不能短于18毫秒) 3、S RTCRST# ME模块的复位信号(时间不能短于18毫秒) 4、32.768KHZ 时钟信号 5、INTVRMEN 浅睡眠稳压器开启,控制桥核心内部稳压器产生DCPSUS_1.05V 6、DSWVRMEN 深度睡眠稳压器开启(1.05V) 这些信号(桥核心内部名称)都是由RTC供电上拉的,RTC电路基本都差不多。 1、没插电源前,由 3V 纽扣电池 BAT1过1K电阻R2229产生BAT54CW,BAT54CW过双 二极管D2201产生+3VA_RTC,送到 桥核心U0301M的AG10( VCCRTC)脚。 2、+3VA_RTC经R2226、C2233延时给桥核心U0301E的AU7(RTCRST#)脚提供高电平RTC_RST#。 3、桥核心给晶振X2201供电,晶振X2201起振,产生32.768KHZ给桥核心的AW5脚(RTCX1)、AY5脚(RTCX2)。
二、保护隔离电路 保护隔离电路有些比较复杂,有些比较简单。找充电芯片搜CHARGER。 4、电源适配器插入J6001,输出+DC_19V,经PL6000、PL6001、PL6002等电感及PC6002等电容滤波后改名A/D_DOCK_IN,A/D_DOCK_IN经双二极管PD8802改名P_CHG_VCC_20,给充电芯片PU8800(BQ24735丝印BQ735)的20脚(VCC)供电;同时A/D_DOCK_IN经电阻PR8814、PR8815分压2.99V送到充电芯片的适配器检测ACDET脚;同时A/D_DOCK_IN送到隔离管PQ8801的漏极。 5、充电芯片PU8800得到供电就从16(REGN)脚输出线性电压VREGN=6V;充电芯片PU8800检测适配器插入就从5脚输出高电平的ACOK,ACOK经PQ8810A转换成低电平的AC_IN_OC#送到EC U3001(IT8585E)108脚;当 ACDET 引脚上的电压在2.4V 至 3.15V 之间时,ACDRV 电压比 CMSRC(通过电阻PR8808接隔离管PQ8801的源极) 高 6V,因此ACDRV产生的高电平接N型场管隔离管PQ8801、PQ8802的栅极使其导通,产生公共点电压AC_BAT_SYS。 同时,AC_BAT_SYS送到电池隔离管PQ8803源极,略高于栅极P_CHG_BATDRV电压使其关断电池电压。 没插电源适配器时,电池隔离管PQ8803栅极经4K电阻PR8859接充电芯片11(BATDRV)脚,11脚BATDRV 电压比12脚SRN(接电池BAT_CON)高 6V,以打开电池隔离管PQ8803由电池为系统供电产生公共点电压AC_BAT_SYS。
三、产生待机电压 6、AC_BAT_SYS经PJP8106改名为P_5V3V_VIN_S,再经PR8101给PU8100(UP1589QQKF)的11(VIN)脚供电,PU8100得到供电,同时P_5V3V_VIN_S经PR8102、PR8103分压送到PU8100的12(EN0)脚开启工作,就输出线性电压+3VAO、+5VAO,+3VAO经PSL8101改名+3VA(+5VAO经PSL8100改名+5VA);+3VA 给EC U3001的112(VSTBY0)脚供电。 +3VA 给PU9100(APL3533QBI-TRG)的VIN1脚供电,以及BIAS脚提供偏置输入电压,EC U3001的111脚输出高电平的PS_ON送到PU9100的EN1脚,VOUT1脚输出+3VA_EC至U3001的VSTBY脚,+3VA_EC经SL3005改名+3VPLL给EC的VSTBY(PLL)脚,+3VA_EC经SL3006改名+3VACC给EC的AVCC脚。 7、(EC内置晶振产生时钟信号,由SMCLK1脚输出时钟信号。)+3VA_EC经R3212、C3204延时产生EC_RST#送到EC U3001的WRST#脚复位。 8、EC U3001的85脚发出5VSUS_ON,送到PQ8108B置低PU8100的2(ENTRIP1)脚开启工作,输出+5VO经PJP8101 改名+5VSUS,+5VSUS经R3060产生5VSUS_PWRGD送到EC;86脚发出3VSUS_ON,3VSUS_ON送到PU9100的EN2脚,VOUT2脚输出+3VSUS。+3VSUS 经PQ9111产生+3VSUS_PWRGD送到EC。 9、EC通过内部FLASH ROM模块的EC_SCE#_PCH引脚读取BIOS U2803(W25Q64FVSSIQ)程序。充电芯片输出的AC_IN_OC#送到EC U3001(IT8585E)108脚,EC检测到适配器,该机器不支持深度睡眠,自动开启待机电压+3VA_DSW【由EC发出3VDSW_ON送到PQ8108A置低PU8100的4(ENTRIP2)脚开启工作,输出+3VADSWO 经PJP8102 改名+3VA_DSW】,同时送给桥核心的VCCDSW3_3和VCCSUS3_3。EC延时发出待机电压好PM_RSMRST#,同时送给桥核心的DPWROK与RSMRST#,通知桥核心待机电压已正常(现在的新机器,许多都是:按下开关给EC,EC先置高RSMRST#,然后再发出开机触发信号给桥核心,这样可避免没有CMOS电池断电后插电自动开机)。 如果机器支持深度睡眠,会自动开启桥核心的深度睡眠待机电压VCCDSW,然后EC延时发出DPWROK给桥核心,通知桥核心深度睡眠待机电压好。桥核心发出SLP_SUS#,把深度睡眠待机电压转换为主待机电压VCCSUS3_3,由主待机电压转换产生RSMRST#给桥核心,通知桥核心主待机电压已经正常。【判断机器是否支持深度睡眠,看DPWROK与RSMRST#是否连一起,或者看VCCDSW3_3与VCCSUS3_3是否连一起,连一起是不支持的。搜索时注意,VCCDSW3_3这些是芯片内部名称,要看对应的外部名称(如VCCDSW3_3对应的外部名称是+3VA_DSW)信号是否连在一起。或者看SLP_SUS#是否悬空不接,悬空就是不支持深度睡眠。】
四、触发上电电路 10、按下电源键SW5601产生高-低-高的PWR_SW#开机信号给EC(IT8585E),EC在合屏开关LID_SW#正常的情况下,输出开机请求信号PM_PWRBTN#至桥核心的PWRBTN#脚。 11、桥核心发出高电平的PM_ME_SLP_LAN#、PM_ME_SLP_A#到EC,EC不采用,桥核心的SLP_S4#引脚发出PM_SUSC#、桥核心的SLP_S3#引脚发出PM_SUSB#到EC。 12、EC收到PM_SUSC#发出SUSC_EC#(开启内存供电),EC收到PM_SUSB#发出SUSB_EC#(开启S0电压,即二级供电、桥核心供电、总线供电、内存VTT供电、VDDQ、CPU核心的VBOOT供电)。 13、SUSC_EC#去开启+12V、+5V、+1.35V。 SUSC_EC#送到PQ9105(PUMD12)使其导通,+12VSUS经PQ9105改名为+12V。+12VSUS是由+12VSUSO经PSL8102改名而来,+12VSUSO是由待机电压+5VO经PD8101、PC8129、PD8102、PC8138等升压而来。 +12V经PR9110送到PQ9103B的栅极使其导通,待机芯片PU8100产生的+5VSUS经PQ9103B后改名为+5V,+5V开启USB供电等(要注意的是:USB过流指示信号USB_OC#0 、USB_OC_4_5#、USB_OC_6_7#本机没有连接到桥核心,一般都是直接连接到桥核心,如果USB电源短路或充电过流拉低该信号,则桥核心检测到后根据BIOS等程序作出相应的动作,如联想G450出现开机挡内存不亮机、华硕的导致开机15秒掉电、还有的出现开机挡LOGO等等)。 EC U3001的83脚发出1.35V_ON,经PR8301改名为P_DDR_1.35V_S5_10,送到内存电源管理芯片PU8300(UP1565)的8(S5)脚使其从S5切换到S3状态,开启PWM主供电输出1.35V到内存条,当主供电正常以后(就有了FB或VDDQ反馈),返回来给VDDQ和VTTIN供电,同时产生POK,有了VDDQ就输出VTTREF。VDDQ和VTTIN用来产生VTT(VTT要S3开启后才能打开)。1.35V还给CPU核心的VDDQ引脚即内存模块供电。 14、SUSB_EC#去开启+12VS、+5VS、+3VS、+1.5VS、+1.35VS、+1.05VS、+0.75/+0.675VS。 SUSB_EC#送到PQ9109(PUMD12)使其导通,+12VSUS经PQ9109改名为+12VS。 桥核心U0301J发出MPHY_PWREN送到PQ9104(PUMD12)使其导通,+12VSUS经PQ9104改名为+12VDX。 +5VSUS经+12VS打开PQ9103A后改名+5VS。 +3VA_DSW经+12VS打开PQ9102(QM1830M3)后改名+3VS。 SUSB_EC#经PR8409送到PU8404(EM5106VT)的9(EN)脚,开启+1.5VS供电(桥核心的DAC模块、MINIPCIE6脚)。 EC U3001 的86脚发出3VSUS_ON,经PR8207送到PU8200(NB671LAGQ-Z)的13(EN)脚,输出+1.05VSUS。通过+12VS打开的PQ9108A后改名+1.05VS给桥核心供电;通过+12VDX打开的PQ9108B后改名+1.05VDX_MODPHY,经SL2618改名+1.05VS_HSIOA给桥核心供电。 SUSB_EC#、SUSC_EC#及桥核心发出的DDR_PG_CTRL经U1701(74AUP1G07GW)改名DDR_PG_CTRL_R信号相与后,产生的P_DDR_1.35V_S3_10去PU8300的7(S3)脚开启内存的VTT+0.675V供电。 SUSB_EC#经PR8420送到PU8701(UP0107BMA5-00)的1(EN)脚,开启LVDS 的+1.2VS供电。
五、PG、时钟、复位电路 15、各供电正常后,1.35V内存供电POK外部信号名称1.35V_PWRGD,经SL5805与+3VSUS_PWRGD接D5801的负端1脚、5VSUS_PWRGD接D5801的负端2脚、+1.5VS_PWRGD、+1.05VS_PWRGD相与后,经SL5802改名ALL_SYSTEM_PWRGD,送到EC的68(VSUS_PWRGD)脚,EC发出PM_PWROK经R2530改名PM_PWROK_PCH到桥核心的PCH_PWROK脚与APWROK脚连一起。 16、桥核心收到PCH_PWROK脚与APWROK后从VR_EN脚发出VCCIN_EN开启CPU核心供电模块PU8000(NCP81101AMNTXG)的1(ENABLE)脚,开启CPU核心供电VBOOT(1.7-1.8V)。 17、CPU核心供电模块PU8000通过VSP、VSN引脚发出VCCIN_VCCSENSE、VCCIN_VSSSENSE去CPU核心内部监测到CPU核心供电电压正常后, PU8000的VR_RDY脚发出CORE_PWRGD(由+3VS上拉)至EC的69脚。 18、EC收到CORE_PWRGD后,从99脚发出PM_SYSPWROK经SL2504改名PM_SYSPWROK_PCH送到桥核心的SYS_PWROK脚。 19、各供电正常后(与CPU核心供电无关),单U的桥核心给晶振X2401供电起振产生24MHZ时钟信号(如果是单桥核心则产生25MHZ时钟信号)。 20、桥核心收到PCH_PWROK脚与APWROK后,开漏输出DRAMPWROK信号,由内存供电1.35V分压得到0.87-0.9V上拉,直接送到CPU核心的SM_DRAMPWROK引脚,通知CPU核心内存模块供电正常。注意:此步骤由单U内部完成,在实际电路图中无该信号。 21、然后VCCASW、VCCSPI供电正常的情况下,CPU核心通过SPI总线读取BIOS芯片U2803(搜CS#0或CS0#)中的ME固件和其他BIOS程序,用于配置桥核心的脚位和初始化内部时钟模块。 22、桥核心读取到BIOS将脚位配置成功、时钟模块初始化成功的信号后,先输出H_CPU核心PWRGD到CPU核心的PROCPWRGD脚,再输出各路时钟,并返回33M的时钟给自身的LOOPBACK脚(本机器可能因为是单U没有LOOPBACK脚)。 23、桥核心收到PM_SYSPWROK_PCH后,会延时从PLTRST#脚发出平台复位信号PLT_RST#,直接或经U2502转换产生BUF_PLT_RST#去复位其他各个电路,主要为各芯片、插槽提供复位信号(如独显、网卡、迷你PCI插槽、LPC总线等),同时内部发出PM_SYSRST_R#给CPU核心的SYS_RESET#脚复位CPU核心。 24、CPU核心收到PROCPWRGD后,先发出+VCCIO_OUT(+1.05V)上拉接下来发出的SVID信号。接着发出H_CPU核心_SVIDDAT、H_CPU核心_SVIDALRT#,经SL0601、R0614改名VR_SVID_DATA、VR_SVID_ALERT#;发出H_CPU核心_SVIDCK经SL0602改名VR_SVID_CLK;这三个SVID信号一并送到PU8000的SDIO、ALERT#、SCLK引脚,重新调整CPU核心供电,一般调整电压的幅度不会大你去测还是跟原来一样的电压。 25、CPU核心得到供电并得到复位后,通过DMI总线到桥核心,桥核心再通过SPI总线读取BIOS,开始自检跑码。跑马第一步是复位内存,当通过SMBUS完成内存识别后,桥核心从SM_DRAMRST#脚发出SM_DRAMRST#,经R0816改名为DRAMRST#送到内存槽复位内存颗粒,再通过WE#片选读取BIOS。 26、U0301的桥核心发出DGPU_PWR_EN#,经Q7811改名dGPU_PWRON_IO,经Q7801改名dGPU_PWRON_VSG,去开启+1.35VSG、+3VSG;+3VSG经Q7809、Q7810改名dGPU_PWRON_CORE,经PU8401(MP2143DJ-LF-Z)8(EN)脚去开启+0.95VSG、经PU8404(EM5106VT)9(EN)脚去开启1.8VSG; dGPU_PWRON_CORE经PD8501改名dGPU_PWRON_CORE_EN,经PU8502的14(EN/PSM)脚去打开+VGA_VCORE;这些集成显卡供电,在自检跑码过内存后产生。 注意八系列时序特色(与六系列七系列的几点区别): 1、PROCPWRGD以前是发给CPU的非核心电源好引脚UNCOREPWRGOOD,现在是发给电源好PWRGOOD引脚; 2、少了V5REF供电,少了CPU的VCCPLL锁相环供电, CPU少了VCCSA管家供电,桥核心里面也只剩下一个锁相环供电,没有了集显供电, 3、CPU会输出VCCIO_OUT去上拉它的SVID,增加了单独的CPU复位。
注意八、九系列与第4代、第五代低功耗CPU芯片组时序的区别: 1、八、九系列芯片组在桥与CPU之间相互传输的信号,在第4代、第五代低功耗CPU芯片组单U中都是在内部完成。 2、八、九系列芯片组是先发出SVID再复位,而在第4代、第五代低功耗CPU芯片组中是先复位再发出SVID重新调整CPU核心供电。
ASUS X555LD X555LP.pdf
(7.91 MB, 下载次数: 187)
|