马上注册,获取阅读精华内容及下载权限
您需要 登录 才可以下载或查看,没有帐号?注册
x
file:///C:/Users/ADMINI~1/AppData/Local/Temp/msohtml1/01/clip_image001.jpg LVDS:Low-Voltage Differential Signaling 低压差分信号 1994年由美国国家半导体公司提出的一种信号传输模式,是一种电平标准,广泛应用于液晶屏接口。它在提供高数据传输率的同时会有很低的功耗,另外它还有许多其他的优势: 1、低电压电源的兼容性 2、低噪声 3、高噪声抑制能力 4、可靠的信号传输 5、能够集成到系统级IC内 使用LVDS技术的的产品数据速率可以从几百Mbps到2Gbps。 它是电流驱动的,通过在接收端放置一个负载而得到电压,当电流正向流动,接收端输出为1,反之为0 他的摆幅为250mv-450mv LVDS接口液晶屏定义 20PIN单6定义: 1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16空 17空 18空 19 空 20空 每组信号线之间电阻为(数字表120欧左右) 20PIN双6定义: 1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:R1- 8:R1+ 9:R2- 10:R2+ 11:CLK- 12:CLK+ 13:RO1-14:RO1+ 15:RO2- 16:RO2+ 17:RO3- 18:RO3+ 19:CLK1- 20:CLK1+ 每组信号线之间电阻为(数字表120欧左右) 20PIN单8定义: 1:电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:R3-17:R3+ 每组信号线之间电阻为(数字表120欧左右) 30PIN单6定义: 1: 空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:空- 21:空 22:空 23:空 24:空 25:空 26:空 27:空 28空 29空 30空 每组信号线之间电阻为(数字表120欧左右) 30PIN单8定义: 1: 空2:电源3:电源 4:空 5:空 6:空 7:空 8:R0- 9:R0+ 10:地 11:R1- 12:R1+ 13:地 14:R2- 15:R2+ 16:地 17:CLK- 18:CLK+ 19:地 20:R3- 21:R3+ 22:地 23:空 24:空 25:空 26:空 27:空 28空 29空 30空 每组信号线之间电阻为(数字表120欧左右) 30PIN双6定义:1: 电源2:电源3:地 4:地 5:R0- 6:R0+ 7:地 8:R1- 9:R1+ 10:地 11:R2- 12:R2+ 13:地 14:CLK- 15:CLK+ 16:地 17:RS0- 18:RS0+ 19:地 20:RS1- 21:RS1+ 22:地 23:RS2- 24:RS2+ 25:地 26:CLK2-27:CLK2+ 每组信号线之间电阻为(数字表120欧左右) 30PIN双8定义: 1: 电源2:电源3:电源 4:空 5:空 6:空 7:地 8:R0- 9:R0+ 10:R1- 11:R1+ 12:R2- 13:R2+ 14:地 15:CLK- 16:CLK+ 17:地 18:R3- 19:R3+ 20:RB0-21:RB0+ 22:RB1-23:RB1+ 24:地 25:RB2- 26:RB2+ 27:CLK2-28:CLK2+ 29:RB3- 30:RB3+ 每组信号线之间电阻为(数字表120欧左右) 一般14PIN、20PIN、30PIN为LVDS接口。
|