迅维网

标题: 徐总供电电路分析之映泰IH61主板 [打印本页]

作者: 海韵之恋    时间: 2014-12-6 14:05
标题: 徐总供电电路分析之映泰IH61主板
本帖最后由 海韵之恋 于 2014-12-6 14:33 编辑

前段时间发表过H61主板触发原理讲解,接下来慢慢进入其它电路分析,在此分析映泰IH61主板供电电路

H61主板供电时序:内存供电---内存负载供电---1.05V桥供电---1.8V桥供电---总线供电---VCCSA供电---CPU供电---显卡供电
内存供电
一、内存供电




+5V_DUAL通过ML1电感给MQ1D极供电,VCC12通过MD1二极管、MR14电阻给MU1芯片5脚供电,再通过MR23MD2给芯片5脚供电。
南桥输出高电平的SLP_S4_N信号,送到MQ2B极,控制MQ2导通,使MQ3截止,通过芯片内部上拉,芯片7VSM_EN得到高电平开启信号。芯片从2脚和4脚输出控制信号,驱动MOSMQ1MQ4交替导通,+5V_DUAL通过MQ1MQ4降压,再通过电感ML2和电容滤波后输出V_SM内存供电。

二、内存负载供电


三、桥供电1.05V



南桥输出高电平的SLP_S3_N信号,送到Q36B极,使Q36导通,控制Q33Q37截止,通过后级上拉得到高电平的V1P05PCH_ENV_1P8_SFR_INPUT高电平的开启信号。



2V5_REF通过电阻R52和R55分压得到1.05V电压,给V1P05PCH_EN上拉,送到U4B的5脚,5脚电压大于6脚电压,7脚输出高电平的VCHIP_GATE信号,控制Q31导通,V_SM内存供电通过Q31降压得到V_1P05_PCH桥供电。

四、桥供电1.8V



2V5_REF通过电阻R61R63分压得到1.8V电压,给V_1P8_SFR_INPUT上拉,送到U4C10脚,10脚电压大于9脚电压,8脚输出高电平的V1P8_GATE信号,控制Q35导通,VCC3_3供电通过Q35降压得到V_1P8_SFR供电, V_1P8_SFR作为桥供电和CPUPLL供电(注意:其它主板大部分命名为1.8V_PCH)


五、总线供电
12V VIN给TQ2D极供电,+12V_AUX通过电阻TR1给芯片TU15脚供电,再通过TR21TD1给芯片的1脚供电。


V_1P05_PCH桥供电控制TQ7导通,TQ5截止,VCCIO_EN通过芯片7脚内部上拉得到高电平的EN信号,芯片开始工作从2脚和4脚输出驱动信号,控制TQ2TQ3TQ4交替导通,12V VIN通过TQ2TQ3TQ4降压,再通过TL电感和电容滤波输出总线供电V_CPU_VCCIO





六、系统代理电压VCCSA



总线供电V_CPU_VCCIO送到Q30B极,控制Q30导通,使Q29截止得到V_SA_EN信号。


2V5_REF通过R40R43电阻分压得到0.858V供电,给V_SA_EN信号上拉,送到U4A3脚,3脚电压大于2脚,1脚输出VSA_GATE信号,控制Q27导通,V_CPU_VCCIO通过Q27降压得到V_SA供电。



七、CPU供电

1.VCC5经过限流PR5给芯片25脚供电。
2.CPU发出SVID信号SDATASCLK给芯片2826脚。


3.总线供电V_CPU_VCCIO正常后送到Q39B极,控制Q39导通,使Q38截止得到VCORE_EN信号。+12V_AUX通过PR56PR60分压给VCORE_EN上拉为高电平,送到芯片3839脚,开启芯片输出PWM信号给驱动芯片。



4.+12V_AUX经过PR84给驱动芯片4脚供电,3脚开启信号。
5.+12V_AUX经过PD1给驱动芯片1脚供电,通过PB78PC36电容充电。
6.主芯片送出PWM信号给芯片2脚,驱动芯片开始工作。
7.驱动芯片从5脚和8脚分别输出上管、下管驱动信号,控制上管和下管交替导通。
8.VIN经过上下管降压,再通过电感和电容滤波输出稳定的V_CPU_CORECPU供电。
9.当V_CPU_CORE电压正常后,电源管理芯片从24脚输出高电平的VR_RDY信号给PCH,表示CPU电压正常。

10.主板跑码到内存后,CPU通过SVID信号通知,电源管理芯片控制PU6驱动芯片工作,由PU6驱动MOS管交替导通产生V_XGA显卡供电。



注意:由于图片不清楚所以付上主板对应电路图。
IH61C-MHS-V6.0S.pdf (1.1 MB, 下载次数: 552)